Los diseñadores de equipos para muchas nuevas aplicaciones de alto volumen están combinando FPGA con ASIC y ASSP para construir rápidamente sistemas flexibles que satisfagan las limitaciones de costo acotado, potencia y factor de forma. En el desarrollo de la familia de FPGA ECP5, Lattice infringe la regla de que los FPGA deben contar con densidad más alta, requerir energía en exceso y además ser caros. Con un enfoque en aplicaciones compactas de alto volumen, Lattice optimiza la arquitectura ECP5 para factor de forma pequeño, de bajo costo y bajo consumo de energía. Estas características hacen que los dispositivos ECP5 sean ideales para proporcionar soluciones de conectividad programables para complementar ASIC y ASSP.
Video - Familia de FPGA ECP5
| Características |
|
|
- 270 Mbps a 3.2 Gbps para modos genéricos de 8b10b, SERDES de 10 bits y SERDES de 8 bits
- Hasta 4 canales por dispositivo en bloques de doble canal para mayor granularidad
- Bloques DSP mejorados que proporcionan dos veces más mejoras de recursos para filtros simétricos
|
|
- Energía estática baja típicamente inferior a 80 mW y energía dinámica baja con voltaje de núcleo de 1.1 V
- Soporte de E/S programable para interfaces LVCMOS 33 25/18/15/12, XGMII, LVTTL, LVDS, Bus LVDS, 7:1 LVDS, LVPECL y MIPI D-PHY
|