Texas Instruments presenta la familia de microcontroladores Piccolo F2803x que proporciona la potencia del núcleo C28x junto con periféricos de control altamente integrados en dispositivos de bajo conteo de pines. Esta familia es código compatible con código basado en el C28x anterior y también proporciona un alto nivel de integración analógica.
Un regulador de voltaje interno permite el funcionamiento de riel simple. Se han realizado mejoras a la HRPWM para borde de doble control (frecuencia modulada). Comparadores analógicos con referencias internas de 10 bits se han añadido y pueden enrutarse directamente para control de salidas del PWM. El ADC convierte una gama de escala completa fija de 0 a 3.3 V y apoya la relación métrica de referencias VREFHI/ VREFLO. La interfaz ADC se ha optimizado para baja latencia y sobrecarga.
| Características |
|
|
- CPU de alta eficiencia y 32 bits (TMS320C28x)
- 60 MHz (16.67 ns tiempo de ciclo)
- Operaciones de MAC de 16 x 16 y 32 x 32
- MAC dual 16 x 16
- Arquitectura de bus de Harvard
- Operaciones atómicas
- Procesamiento y respuesta de interrupción rápidos
- Modelo de programación unificado de memoria
- Arquitectura con código eficiente (C/C++ y ensamble)
- Acelerador de ley de control programable (CLA)
- Acelerador matemático de punto flotante de 32 bits
- Ejecuta código independientemente de la CPU principal
- Orden de bits: Little Endian
- Compatibilidad con exploración de límite JTAG
- Puerto de acceso de prueba estándar IEEE estándar 1149.1-1990 y arquitectura de exploración de límite
- De bajo costo para el dispositivo y sistema:
- Fuente única de 3,3 V
- Sin requisito de secuencia de la energía
- Restablecimiento de encendido y caída de tensión integrado
- Bajo consumo de energía
- Sin pines de soporte analógico
- Sincronización:
- Dos osciladores internos, cero pines
- Oscilador de cristal en chip y entrada externa de reloj
- Módulo temporizador de viglancia
- Circuitos de detección de falta de reloj
- Hasta 45 pines GPIO programables individualmente, multiplexados con filtrado de entrada
- Bloque de expansión de interrupción periféricos (PIE) que soporta todas las interrupciones periféricas
- Tres temporizadores de CPU de 32 bits
|
|
- Temporizador de 16 bits independiente en cada modulador de ancho de pulso mejorado (ePWM)
- Memoria en chip
- Flash, SARAM, OTP, memoria ROM disponible de inicio
- Módulo de seguridad de código
- Llave/cerradura de seguridad de 128 bits
- Protege a bloques de memoria segura
- Evita ingeniería inversa de firmware
- Periférico del puerto serial
- Un módulo de comunicaciones seriales (SCI) de interfaz receptor/transmisor asincrónico universal (UART)
- Dos módulos de interfaz periférica serial (SPI)
- Un módulo de circuito Inter-integrado (I2C)
- Un módulo de red de interconexión local (LIN)
- Un módulo de red (eCAN) de área de controlador mejorado
- Periféricos de control mejorado
- ePWM
- PWM de alta resolución (HRPWM)
- Módulo de captura mejorada (eCAP)
- Módulo de alta resolución captura de entrada (HRCAP)
- Módulo de pulso mejorado de codificador en cuadratura
- Convertidor analógico a digital (ADC)
- Sensor de temperatura en chip
- Comparador
- Características de emulación avanzada
- Funciones de análisis y punto de interrupción
- Depuración en tiempo real a través de hardware
- Paquetes 2803x
- Flatpack cuádruple muy delgadaRHS de 56 pines (sin conductor) (VQFN)
- Flatpack cuádruple delgada PAG de 64 pines (TQFP)
- Flatpack cuádruple delgada PAG de 80 pines (LQFP)
|