Distribuidor TerasIC Technologies, Inc.

Placa de desarrollo DE0


La placa de desarrollo DE0 de Terasic está equipada con un dispositivo FPGA Altera Cyclone III 3C16, que ofrece 15.408 LE.


La placa de educación y desarrollo de TerasIC Technologies, Inc. está diseñada en un tamaño compacto con todas las herramientas esenciales para los usuarios novatos para adquirir conocimientos en las áreas de la lógica digital, organización informática y FPGA. Está equipado con un dispositivo FPGA Altera Cyclone III 3C16, que ofrece 15.408 LE. La placa ofrece 346 pines E/S de usuario e incluye un vasto conjunto de características. Esto es adecuado para cursos universitarios avanzados, como así también para el desarrollo de sistemas digitales sofisticados. DE0 combina un FPGA Cyclone III de Altera de alto rendimiento, asequible y de bajo consumo para controlar distintas características de la placa DE0. La placa de desarrollo DE0 incluye software, diseños de referencia y accesorios necesarios para garantizar un acceso simple del usuario a la hora de evaluar la placa DE0. Placa de desarrollo DEO de Terasic Technologies, Inc.

FPGA Memoria
  • FPGA Ciclón III 3C16
    • 15.408 LE
    • 56 bloques de memoria integrados M9K
    • bits de RAM total de 504 K
    • 56 multiplicadores integrados
    • 4 PLL
    • 346 pins de E/S de usuario
    • Paquete de 484 pines BGA FineLine
  • SDRAM
    • Un chip de memoria RAM única, dinámica, sincrónica y de velocidad de datos de 8 Mbytes
  • Memoria Flash
    • Memoria Flash NOR de 4 Mbyte
    • Admite modo byte (8 bits)/ Word (16 bits)
    • Proporciona acceso de tarjeta SD modo SPI y SD de 1 bit

N.º de pieza de Digi-Key N.º de pieza del fabricante Descripción  
P0037-ND P0037 BOARD DEV/EDUCATION ALTERA DE0 Hoja de datos